 |
西門子推出資料趨動型Questa Verification IQ軟體 促進積體電路驗證 (2023.02.15) ● Questa Verification IQ 可協助全球工程團隊進行即時協作,加快驗證管理流程,並提供即時專案能見度。
● Questa Verification IQ 與業界先進的 Polarion REQUIREMENTS 無縫整合,打造新平台,可在專案週期內自動擷取由引擎運行產生的所有數據資料 |
 |
創意電子採用Cadence數位方案 完成首款台積電N3製程晶片 (2023.02.02) 益華電腦(Cadence Design Systems, Inc.) 宣布,創意電子採用Cadence數位解決方案成功完成先進的高效能運算(HPC)設計和CPU設計。其中,HPC設計採用了台積電先進的N3製程,運用Cadence Innovus設計實現系統,順利完成首款具有高達350萬個實例數(instance)、時脈頻率高達3.16GHz的先進設計 |
 |
Imagination與Synopsys合作 加速3D可視化技術發展 (2023.01.13) Imagination Technologies宣佈與Synopsys共同為行動光線追蹤解決方案打造更快速、高效的設計流程。光線追蹤技術透過模擬光線在現實世界中的行為方式,大幅提高圖形逼真度,進而創造出與真實世界幾乎完全相同的3D場景 |
 |
Cadence看好3D-IC大趨勢 持續朝向系統自動化方案商前進 (2022.12.14) 益華電腦(Cadence Design Systems),日前在台北舉行了媒體團訪,由Cadence數位與簽核事業群的滕晉慶(Chin-Chi Teng)博士與台灣區總經理Brian Sung親自出席,除了分享Cadence在台灣的業務進展外,也針對未來的方案與市場布局做說明 |
 |
西門子收購 Avery Design Systems 續擴充IC驗證解決方案 (2022.11.14) 西門子數位化工業軟體今(14)日宣佈收購獨立於模擬的驗證IP供應商Avery Design Systems,將後者技術添加到西門子企業級驗證平台Xcelerator的產品組合中,藉以擴充其電子設計自動化(EDA)IC驗證產品套裝功能,讓客戶可以在模擬、硬體模擬和原型開發週期?,使用西門子驗證解決方案來優化產品的品質,並縮短上市時間 |
 |
新思提供EDA流程與廣泛IP組合 提升台積電N3E製程設計 (2022.11.04) 基於與台積公司長期合作,推動先進製程節點的持續創新,新思科技宣布針對台積公司 N3E 製程技術的多項關鍵成果,新思科技的數位與客製化設計流程已獲得台積公司N3E 製程的認證 |
 |
Cadence數位與客製/類比流程 獲台積電N4P和N3E製程技術認證 (2022.11.03) 益華電腦(Cadence Design Systems, Inc.)宣布,Cadence數位與客製/類比設計流程,通過台積電N4P與N3E製程認證,支持最新的設計規則手冊(DRM)與FINFLEX技術。Cadenc為台積電N4P和 N3E 製程提供了相應的製程設計套件 (PDK),以加速先進製程行動、人工智慧和超大規模運算的設計創新 |
 |
西門子調查:過去10年EDA複合年成長率為9% 從三面向助數位轉型 (2022.06.21) 疫情帶動數位經濟的崛起,加速各產業的科技創新與數位化進程,而半導體作為數位化的核心材料,在驅動雲端、物聯網、5G等創新應用中起到關鍵作用。
根據VLSI Research |
 |
Cadence推出Optimality Explorer革新系統設計 以AI驅動電子系統優化 (2022.06.13) 益華電腦(Cadence Design Systems, Inc.)宣布,推出Cadence Optimality智慧系統引擎(Intelligent System Explorer),可實現電子系統的多學科分析和優化(MDAO)。
在全面革新模擬功能並推出幾款具有突破性效能和準確性的產品之後,Cadence進一步專注於設計優化,首先推出顛覆性的 Cadence Cerebrus智慧晶片工具(Intelligent Chip Explorer),如今更推出 Optimality Explorer |
 |
新思推出ML導向大數據分析技術 開啟智慧SoC設計時代 (2022.06.02) 新思科技宣佈推出「Synopsys DesignDash」設計優化解決方案,此乃新思科技EDA 資料分析產品組合的重大擴展,該解決方案透過機器學習技術,利用先前尚未發掘的設計見解(design insights)來提升設計生產力 |
 |
[西門子EDAxCTIMES] 應用自動化驗證工具消除線路圖設計錯誤 (2022.03.10) 在這設計日益複雜的PCB板設計中,仰賴人工檢查線路圖設計已不再可行,如何應用工具進行自動化消除線路圖設計的錯誤,是每個追求低成本與及時上市公司所面臨的挑戰 |
 |
Ansys成為英特爾晶圓代工服務生態系聯盟創始成員 (2022.02.16) Ansys宣布成為英特爾晶圓代工服務(Intel Foundry Services;IFS)加速計畫 – EDA聯盟(IFS Accelerator – EDA Alliance)的創始夥伴之一,將提供同級最佳的EDA工具和模擬解決方案,支援客戶創新,包括用於3D-IC設計的訂製晶片 |
 |
Cadence數位、客製與類比流程 獲台積電3奈米和4奈米製程認證 (2021.11.11) Cadence Design Systems, Inc.宣布,其數位和客製/類比流程已獲得台積電 N3 和 N4 製程技術的認證,以支持最新的設計規則手冊 (DRM)。Cadence 和台積電雙方持續的合作,為台積電 N3 和 N4 製程提供了相應的製程設計套件 (PDK),以加速行動、人工智慧和超大規模運算的創新 |
 |
西門子與台積電深化合作 3D IC認證設計達成關鍵里程 (2021.11.04) 西門子數位化工業軟體,日前在台積電 2021開放創新平台 (OIP) 生態系統論壇中宣布,與台積電合作帶來一系列的新產品認證,雙方在雲端支援 IC 設計,以及台積電的全系列 3D 矽晶堆疊與先進封裝技術(3Dfabric)方面,已經達成關鍵的里程碑 |
 |
西門子推出適用類比、數位及混合訊號IC設計的mPower電源完整性方案 (2021.10.12) 西門子數位化工業軟體今天推出 mPower 電源完整性軟體,此軟體是業界首款也是唯一一款能為類比、數位及混合訊號 IC 提供幾乎無限可擴充性的 IC 電源完整性驗證解決方案,即便對於最大規模的 IC 設計,也可支援全面的電源、電遷移(EM)與壓降(IR)分析 |
 |
西門子Aprisa佈局和繞線方案 獲GlobalFoundries 22FDX平台認證 (2021.09.23) 西門子數位化工業軟體旗下的Aprisa 佈局和繞線解決方案,近日獲得GlobalFoundries(GF)的 22FDX平台認證。雙方公司將協同合作,將 Aprisa 支持技術納入 GF 製程設計套件 (PDK),以協助共同客戶充分利用 22FDX 平台優勢 |
 |
Cadence推出終端Tensilica人工智慧平台 加速AI單晶片開發 (2021.09.16) Cadence Design Systems, Inc.(益華電腦)今日宣布,推出了用於加速人工智慧系統單晶片開發的Tensilica人工智慧平台,內容包括三個能夠優化數據和終端人工智慧需求的支援性產品 |
 |
Cadence推出機器學習為基礎的Cerebrus工具 提升10倍生產力 (2021.07.23) Cadence Design Systems, Inc.(益華電腦)今天宣布推出 Cadence Cerebrus 智慧晶片設計工具 (Cadence Cerebrus Intelligent Chip Explorer),這是一款以機器學習為技術基礎所開發的新型工具,可實現數位晶片設計自動化和規模化,讓客戶能夠更快速地達到客製化晶片設計的目標 |
 |
Cadence與聯電合作開發22ULP/ULL製程認證 加速5G與車用設計 (2021.07.13) 聯華電子今日宣布,Cadence優化的數位全流程,已獲得聯華電子22 奈米超低功耗 (ULP) 與 22 奈米超低漏電 (ULL) 製程技術認證,以加速消費、5G 和汽車應用設計。該流程結合了用於超低功耗設計的領先設計實現和簽核技術,協助共同客戶完成高品質的設計並實現更快的晶片設計定案 (tapeout) 流程 |
 |
愛德萬測試針對高速掃描與軟體功能性測試開發創新方法 (2021.07.02) 愛德萬測試 (Advantest Corporation) 針對次世代解決方案進行先導測試,運用先進IC現有之高速串列I/O介面,在V93000平台同時執行高速掃描測試與軟體驅動功能元件測試。此全新方法能使在新的測試架構上的掃描測試結果與既有的方式相互吻合、同時能啟動且執行晶載測試軟體 |