|
新思客制化设计 缩短FinFET设计流程 (2016.04.19) 新思科技(Synopsys)发表客制化设计解决方案Custom Compiler,可有效应用在FinFET制程技术,让客制化设计流程从数天缩短至数小时以提高产能。
新思科技以全新自动化视觉辅助(visually-assisted automation) 技术因应客制化设计的挑战,不但能加速设计流程,同时能减少反覆设计并增加重复利用率为了,让FinFET布局(layout)的产能更上层楼 |
|
新思推出可于供电网络中签核的PrimeRail (2005.05.12) 全球半导体设计软件厂商新思科技(Synopsys)推出使用于供电网络(Power Network)上签核(sign-off)的最新产品PrimeRail。PrimeRail采用了新的混合技术,可有效分析完整芯片上静态与动态压降(voltage-drop)和电子迁移(electromigration;EM)等各种状况 |
|
NEC九十奈米LSI逻辑组件设计流程采用新思之STAR-RCXT (2003.12.16) 新思科技16日宣布,NEC微电子股份有限公司己经将新思科技的Star-RCXT整合至其九十奈米、CB-90的设计流程当中。 Star-RCXT拥有业界内第一个支持先进铜制程的功能,它使得NEC微电子在从事九十奈米制程的设计时 |
|
打造通透性环境 为市场成长支撑力量 (2003.05.05) 在这次电子产业高峰会中,不论从矽智财(IP)、微处理器、奈米制程或市场应用等面向,与会半导体厂商提出的观点大多围绕着一个主题──SoC的实现。虽然这个议题仍面临许多的挑战,但其发展的趋势却是不容置疑的 |
|
新思Hercules为TSMC采用 (2002.10.22) 新思科技(SNPS)日前宣布旗下为业界所信赖的实体验证解决方案─Hercules,现在针对台积电的Nexsys(R)九十奈米制程技术,提供设计规则检验(DRC)之标准档案。经由新思科技实体验证专家们的共同努力,台积电设计服务工程师们已经为设计规则检验(DRC)与布局对照逻辑图(LVS)检验发展出Hercules的标准档案 |
|
新思的PrimeTime获选ASIC设计工具 (2002.07.10) 集成电路设计的厂商,新思科技10日宣布,德州仪器已经将PrimeTime的延迟计算工具纳为其Pyramid ASIC设计流程中的标准化工具.采用PrimeTime的延迟计算工具,德州仪器为横跨数字设计流程的延迟计算与静态时序分析,发展出一套前后一致、统一的方法 |
|
新思与Virtual Silicon和Silicon Metrics合作 (2002.03.11) 新思科技(Synopsys Inc.),11日与Virtual Silicon科技及Silicon Metrics公司共同宣布,为PrimeTime SI提供了Virtual Silicon 的eSi-Route标准技术技术组件数据库。这些技术技术组件数据库乃是利用Silicon Metrics的SiliconSmart CR工具进行参数萃取而组成,并且具备合格的条件,可以在无厂房设备的流程中,支持PrimeTime SI针对0 |
|
Artisan链接库符合新思科技PrimeTime SI需求 (2002.02.28) 新思科技 (Synopsys) 与Artisan Components公司 27日发表Artisan的SAGE- X 0.18-与0.13-微米标准巢状链接库已经达合格标准,且立即可供新思科技 PrimeTime SI的PrimeTime SI 与 Artisan的SAGE-X链接库在其奈米设计流程中使用,客户能够因此快速且精确地找出由于交叉对话所产生的时间问题,而降低导致芯片失败的潜在危机 |
|
MIPS采用新思的PrimePower为功率分析的工具 (2001.11.28) 新思科技28日宣布,MIPS科技已采用新思科技的PrimePower来处理合成核心设计流程中所需的功率分析。 PrimePower提供以时序为基础的功率分析,为低功率智财(IP)的发展提供了精准的设计环境.藉由将PrimePower引进设计流程之中 |