帳號:
密碼:
CTIMES / David Greenfield
科技
典故
第一顆電晶體(Transistor)的由來

第二次世界大戰末期,貝爾實驗室開始一項研究計畫,目標是研發出一種體積更小、功能更強大、更快速且可靠的裝置來取代真空管。1947年12月23日,由貝爾實驗室研發的電晶體取代了真空管,優點是體積更小、更可靠、且成本低廉,不僅孕育了今日遍及全球的電子半導體產業,同時也促成電訊電腦業、醫學、太空探測等領域產生戲劇性的改變。
Altera Stratix III FPGA的LVDS I/O標準支援SGMII (2008.05.08)
Altera公司宣佈,Stratix III FPGA在其LVDS I/O上支援序列Gigabit媒體獨立介面(SGMII)。Stratix III LVDS I/O的介面速率達到1.25 Gbps,滿足SGMII嚴格的抖動性能要求,支援不含收發器的三速乙太網路(10/100/1000 Mbps)介面
Altera的Stratix II GX FPGA提供50-Gbps SFI-5介面 (2008.01.28)
Altera宣佈,具有嵌入式收發器的Stratix II GX FPGA支援SERDES訊框器介面Level 5(SFI-5)標準,為高性能光通訊應用提供40至50-Gbps介面。SFI-5規範是晶片至晶片標準,保證了前向糾錯(FEC)技術、訊框器以及業界最佳光纖轉發器之間的通用性
ALTERA公司年度 SOPC WORLD 記者會 (2006.10.26)
2006年Altera公司年度盛會SOPC World 即將揭開序幕,會中將以提高設計效能的最佳指南為今年的主題。 為了將FPGA產業最新的技術和經驗與各位分享,SOPC World 主辦單位特別邀請到AlteraFPGA產品資深行銷總監David Greenfield先生於11月10日(週五)早上11:30與各位媒體朋友分享提高設計效能及 65奈米工藝產品發佈會
Altera之 EDA供應商為其新一代架構提供合成及模擬工具 (2001.02.19)
Altera公司日前宣布其EDA夥伴將為其新一代架構提供合成和模擬工具。Altera的新一代架構包括APEX 20KC元件與基於ARM和MIPS的嵌入式處理器內核的Excalibur(嵌入式處理器解決方案)

  十大熱門新聞

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw