|
益華與安捷倫共同推出RFDE (2002.06.10) 益華電腦(Cadence)和安捷倫科技(Agilent Technologies)10日在紐奧良舉行的設計自動化研討會(DAC)中,發表了一款新的解決方案。可以幫助設計工程師縮短產品研發時間、降低設計成本,並將目標鎖定在新型通訊產品的研發上 |
|
台積電採用CADENCE CeltIC (2002.05.28) 益華電腦(Cadence)28日表示,台灣積體電路製造公司已於其0.13微米設計參考流程中採用Cadence CeltIC信號完整性分析解決方案。CeltIC將可提供使用台積電設計參考流程的使用者,在送出設計光罩之前即能找出並修復串擾雜訊(crosstalk noise)的問題,藉以降低矽重轉(silicon re-spin)的必要性 |
|
CADENCE在中國成立高速技術中心 (2002.05.15) 全球電子設計產品及服務的供應商益華電腦(Cadence Design Systems)日前宣佈,Cadence高速技術中心於上海開幕。新開幕的技術中心將為亞太地區日益增長的客戶群,提供教育訓練、設計方法與諮詢等服務 |
|
Xilinx舉辦 2002年亞太區可編程設計菁英會 (2002.05.06) Xilinx,5日宣佈將於 6 月 4 日到 7 月 12 日,與 IBM、Wind River Systems、Cadence、Celoxica 及其他業界大廠,在六個亞太主要城市聯合舉辦2002年亞太區可編程設計菁英會(Programmable World Asia Pacific 2002) |
|
Cadence 收購 SIMPLEX (2002.05.04) 電子設計產品與服務供應商-Cadence Design System, Inc.3日宣布該公司已簽訂一份併購合約來收購 Simplex Solutions。Simplex Solutions位於美國加州尚尼維爾市 (Sunnyvale),該公司提供設計與驗證積體電路之軟體與服務 |
|
Cadence推出CADENCE PCB設計軟體 (2002.05.02) 益華電腦(Cadence)2日發表了一套新推出的印刷電路板(PCB)設計環境,可以提高生產速度,並且讓電子產品具有最佳的品質和性能。這套設計環境可以提升Studio以及Expert系列流程之功能,並且融合了SPECCTRAQuest訊號完整性分析(SPECCTRAQuest Signal Integrity Expert)、Allegro佈局,以及SPECCTRA自動繞線器在技術方面之優點 |
|
Cadence發表適用0.13微米及以下之積體電路輔助設計的新產品 (2002.04.18) 荷蘭商益華國際電腦(Cadence)日前發表兩項適用0.13微米及以下之積體電路輔助設計的新產品,並且宣布了三名藉由該工具贏得IC設計成功的客戶。Cadence SoC Encounter及Cadence First Encounter Ultra這兩項新產品整合了Cadence SP&R解決方案及Silicon Perspective Corporation公司所提供先進的功能與技術,而Cadence已於2001年併購了SPC公司 |
|
經營模式與人才需求探究 (2002.04.05) 本文將從Design House的相關廠商進行探討,蒐羅該產業中的人才、技術、經營模式等面向,針對上、中、下游的互動關係與觀察,檢視現今所面臨到的種種問題並進行追蹤與趨勢剖析,從中找出Design House的源泉活水 |
|
智原將採用Cadence的NC-Verilog功能驗証的工具 (2002.01.09) 電子設計產品及服務廠商-益華電腦(Cadence),和矽智財及亞洲提供整合式ASIC服務公司-智原科技,在2002年1月一起宣佈:智原將採用益華電腦的NC-Verilog功能驗証的工具,作為其簽証級(sign-off)的Verilog模擬器(simulator) |
|
新思併購前達 (2001.12.05) 新思科技公司(Synopsys)3日宣布,將以價值7.69億美元的股票,併購前達科技公司(Avant),對於競爭廠商益華電腦公司(Cadence)構成威脅。
根據兩方協議,這項併購案將在三到六個月內完成 |
|
徐建國卸下前達科技總裁暨執行長一職 (2001.08.06) 全球知名EDA廠商前達科技(Avant!)日前在台舉行記者會,除了宣佈新的人事佈局外,記者會上前達科技也針對與另一EDA大廠益華電腦(Cadence)的訴訟案做出說明,預期前達科技今後亦將步向新階段,接受新的挑戰 |
|
鈺創應用Cadence設計工具成功開發LCD控制晶片 (2001.06.18) 益華電腦(Cadence)台灣分公司日前對外宣佈,鈺創科技(Etron)已成功地運用一套由該公司提供之Ambit BuildGates電路合成暨Silicon Ensemble place-and-route ultra佈局繞線工具所構成之時序驅動設計(Timing Driven Design,TDD)流程,開發出一顆超高集成度的LCD監示器控制晶片 |
|
益華與台積電合作發表基頻及射頻鑄造矽晶設計套件 (2001.03.27) 益華電腦(Cadence) 與台積電(TSMC)三月正式宣佈將共同開發、認證及散佈專為TSMC領先業界的0.18 與0.25微米混合模式射頻(Mixed Mode RF)與邏輯製成技術量身訂作的製成設計套件(Process Design Kits, PDKs) |
|
益華發表為SoC量身造之IE實體設計工具 (2001.02.12) 益華電腦日前發表專為新世代系統單晶片(SOC)開發目的而量身打造的
Integration Ensemble Hierarchical IC實體設計工具,將大幅延伸技術領導地位。
Integration Ensemble(簡稱IE)是益華電腦策略晶片先導計畫的第一個商業化產品 |
|
Crest選用Cadence SP&R方案 (2001.02.05) 益華電腦(Cadence)於元月中旬宣佈Crest Microsystems公司使用Cadence的SP&R晶片設計工具,在該公司為網路應用設計的一顆全新ASIC晶片上,快速地達到時序收斂(Timing Closure)的成果 |
|
Fujitsu 也採用Cadence SP&R 設計工具 (2001.02.05) 益華電腦(Cadence)宣佈富士通(Fujitsu)公司的電子元件事業部,已成功地使用Cadence的SP&R Synthesis/place-and-route)設計工具完成微處理器晶片的光罩(Tapeout)製作。Fujitsu的FR-V微處理器設計團隊應用Cadence的Physically Knowledgeable Synthesis(PKS)實體合成與Silicon Ensemble PKS(SE-PKS)最佳化佈局暨繞線place and route)工具 |
|
Cadence收購CadMOS以來進一步提升SOC設計領導地位 (2001.01.16) 益華電腦(Cadence)於2001年元月初宣佈簽訂一份確認合約,同意收購一家總部設於加州聖荷西的未上市設計工具開發公司-CadMOS Design Technology此一合約的財務內容則未對外公佈 |
|
智源 益華共推SOC研發計畫 (2000.12.29) 智原科技昨(廿八)日宣佈與國際大廠Cade nce等共同推動三年SOC(系統單晶片)研究發展計劃,智原總經理林孝平預期,2002年承接SOC服務案件將是目前的二十倍以上、約佔屆時營運比重三分之一 |
|
益華SP&R設計流程已整合了Envisia 4.0版 (2000.11.23) 益華電腦(Cadnece)本月初正式推出最新的4.0版本Envisia實體認知合成(Physical Knowledgealile Synthesis,PKS)暨Ambit BuildGates晶片合成工具。上述兩項已整合至Cadnece SP&R(Synthesis/Place-and-Route)設計流程內的新產品,執行速度比舊的3.0版本快了三倍之多 |
|
數位 IC 模擬技術研討會 (2000.11.13) 益華電腦(Cadence)與惠普科技(HP)訂於11月28日共同舉辦一場介紹數位IC模擬技術最新發展趨勢的研討會 - "Digital Simulation Performance Seminar",邀請您前來了解如何把數位IC模擬效能提昇至一個全新的層次 |