|
创意电子运用Cadence类比IP实现28nm制程WiGig SoC (2015.03.06) 益华电脑(Cadence)宣布,创意电子(GUC)达成在先进28nm CMOS制程的晶粒上整合三频类比前端(tri-band analog front-end, AFE)IP与WiGig(IEEE 802.11ad)的晶片设计,此晶片实现完整的数位逻辑与类比电路整合,并达到首次流片成功 |
|
丹星科技采用Cadence VIP缩短验证时间2.5倍 (2015.02.06) 全球电子设计创新厂商益华计算机(Cadence)宣布,专业硅智财(SIP)供货商丹星科技(M31 Technology)采用Cadence的验证IP(VIP)产品,与手动的测试平台(testbench)结果相比,不但缩短了2.5倍的验证时间,还能提升设计人员生产力,并确保更佳的验证质量 |
|
是德科技发表新版先进设计系统软件 (2015.01.20) 是德科技(Keysight)日前发表最新版的先进设计系统(ADS)软件─ADS 205。这套软件具备与Cadence Virtuoso的Silicon RFIC互操作性,并提供GoldenGate-in-ADS整合性,以及其他多元的功能,以协助设计工程师提高设计效率 |
|
实现虚拟设计 (2015.01.15) 更好、更快、更便宜,是电子设计师和开发人员的一致目标。虚拟设计是实现三「更」的关键,但其正面临着新的挑战。
这是一个现实的问题,毕竟我们生活在一个由利益驱动的世界 |
|
Mentor Graphics收购Flexras强化效益 (2015.01.15) Mentor Graphics(明导国际)宣布已收购技术开发商Flexras Technologies,该公司的专有技术缩短了集成电路(ICs)和系统级芯片(SoCs)的原型板制作、验证和调试所需的时间。Flexras的时延驱动分区技术将扩大和加强Mentor的工具系列,?明工程师克服日益复杂的设计原型板制作所带来的挑战 |
|
海思半导体扩大采用Cadence工具与IP进行先进制程FinFET设计 (2014.12.17) 全球电子设计创新厂商益华电脑(Cadence)宣布,通讯网路与数位媒体晶片组解决方案供应商海思半导体(HiSilicon)已签署合作协议,将于16奈米FinFET设计领域大幅扩增采用Cadence数位与客制/类比流程,并于10奈米和7奈米制程的设计流程上密切合作 |
|
Mentor Graphics公布第25届年度PCB技术领导奖名单 (2014.12.16) Mentor Graphics 公司正式公布第25届年度PCB技术领导奖获胜者,以延续一直以来推广和表彰卓越印刷电路板(PCB)设计的传统。本大赛始于1988年,现已成为电子设计自动化(EDA)行业持续时间最长的竞赛评比项目 |
|
是德科技新版3D EM模拟软体缩短FEM模拟时程一半 (2014.12.10) 是德科技(Keysight)日前推出旗下3D电磁模拟软体的新版本Electromagnetic Professional (EMPro) 2015.01。新版软体提供多项新功能,可有效缩短模拟时间并提高设计效率。
EMPro 2015.01最显著的改进是将Finite Element Method(FEM)模拟软体的模拟速度缩短了一半 |
|
Mentor Graphics推出用于PCIe 4.0的新验证IP (2014.12.10) Mentor Graphics(明导国际)宣布新的MentorEZ-VIP PCI Express可即时使用的验证IP。这一新的验证IP(VIP)可将ASIC和FPGA设计验证的测试平台整合时间减少多达10倍。
验证IP旨在通过为常见协议和架构提供可复用构建模组来减少工程师构建验证平台所花费的时间 |
|
Cadence发表用于混合讯号设计的动态仿真特性新解决方案 (2014.11.11) 益华计算机(Cadence)发表Cadence Virtuoso Liberate AMS特性解决方案,这是首见适用于锁相回路(phase-locked loops;PLLs)、数据转换、高速收发器与I/O等混合讯号区块的动态仿真特性分析解决方案 |
|
Mentor增强型Flowmaster工具可应用于高级热流体分析模拟 (2014.11.10) Mentor Graphics公司为旗下用于热流体系统的Flowmaster仿真软件推出多项新功能,包括全新的Functional Mock-up Interface(FMI)和增强二次空气分析的能力。Flowmaster产品可用于开发的各个阶段,从概念到设计优化和验证,减少设计上所需的时间,且能精确地仿真复杂的系统 |
|
是德科技推出DDR总线仿真器 (2014.10.24) 是德科技(Keysight)日前推出DDR总线仿真器(DDR Bus Simulator),为可根据JEDEC DDR内存总线规格产生准确的误码率(BER)轮廓的实用工具。该仿真器是Keysight EDA旗下Advanced Design System (ADS) 2014.11软件新增的选项,可协助工程师快速准确地计算出内存接口之DQ和DQS眼图概率密度分布和BER轮廓 |
|
不分颜色:无色与双色双重曝光设计的对比 (2014.10.22) 信不信由你,不用画两张图形就能进行双重曝光(Double Patterning,DP)IC设计!通常,DP是一个「双色」的流程,设计工程师从若干分解选择中选出一种,送交制造(tape out)两张光罩(以两种不同颜色区分) |
|
Cadence数字与客制/模拟工具通过台积公司16FF+制程认证 (2014.10.07) 益华计算机(Cadence)宣布其数字和客制/模拟分析工具已通过台积公司(TSMC)的16FF+(FinFET Plus)制程的V0.9设计参考手册(Design Rule Manual;DRM)与SPICE认证,相较于原16nm FinFET制程,让系统和半导体厂商能够运用此新制程在相同功耗下提升15%的速度,或在同等速度下省电30% |
|
Cadence与ARM签署新协议 扩大系统芯片设计合作 (2014.10.03) 益华计算机(Cadence)与安谋(ARM )签署多年期技术取得协议。这项新协议立基于2014年5月所签署的EDA技术取得协议(EDA Technology Access Agreement),让Cadence有权取得现在与未来的ARM Cortex处理器、ARM Mali GPU、ARM CoreLink系统IP、ARM Artisan实体IP与ARM POP IP |
|
张志铭:量测仪器弹性化 一步一脚印 (2013.06.22) 由于今日的设计变化又快又大,市场对量测仪器也出现弹性化客制功能的期许。安捷伦董事长暨电子量测事业群总经理张志铭接受CTIMES专访表示,市场对PXI这类模块化仪器的需求确实不小,因为这类仪器能因应量测功能需求而客制化,拥有更高的弹性和扩充性 |
|
马儿好又不吃草 EDA工具加速不必牺牲性能 (2010.07.15) 消费性电子平均售价逐步降低的今日,半导体厂商的利润空间显得越来越难以掌握。根据IC insights于今年四月发布的统计数字,2008年以后,半导体商的市场虽仍在成长,但GDP下降的趋势却没有减缓 |
|
凌阳科技采用思源科技功能验证系统 (2010.04.22) 思源科技(SpringSoft)日前宣布,凌阳科技采用该公司Certitude功能验证系统,是一种能够提高硬件验证的效率,并产生高质量的多媒体IC设计解决方案。
Certitude软件可检查出验证环境的主要漏洞,此漏洞可能使臭虫在RTL设计中(register transfer level,缓存器转移层级)无法被发现 |
|
08年第四季全球EDA市场收入较去年同期跌17.7% (2009.04.13) 外电消息报导,EDA联盟(EDAC)日前公布了一份调查报告。报告中指出,受不景气影响,2008年第四季全球EDA市场收入为13.2亿美元,较去年同期下滑17.7%。
EDAC主席暨Mentor Graphics执行长Walden Rhines表示,去年第四季收入减少的主因,为一家主要的EDA供货商改变了收入确认模式 |
|
安捷伦与The MathWorks合推示波器及软件组合 (2009.02.04) 安捷伦与The MathWorks共同宣布,连同安捷伦5000、6000、7000和90000系列示波器一起销售的MATLAB数据分析软件,已经正式上市。安捷伦示波器与MATLAB数据分析软件的结合,能使分析、虚拟和过滤信号工作变得更容易,因此可以为工程师节省宝贵时间 |