账号:
密码:
CTIMES / EDA
科技
典故
网络协议 - SOAP

SOAP的全名为Simple Object Access Protocol(简易对象通讯协议),是一种以XML为基础的通讯协议,其作用是编译网络服务所需的要求或响应后,再将编译后的讯息送出到网络,简单来说就是应用程序和用户之间传输数据的一种机制。
Synopsys成为中芯股东 (2002.07.09)
去年12月Synopsys(新思科技)并购Avant!(前达科技)后,EDA厂商之市场排名从此洗牌,引发市场一阵骚动,甚至令外界揣测Avant!和大陆晶圆代工厂中芯的投资合作是否将生变
NetPlane UltraLinq加入新成员 (2002.07.05)
敏迅科技通讯软件协议业务部门NetPlane系统公司日前宣布,将为其UltraLinq高可用性分布式计算与管理面板中间件产品线加入两个新成员,代号分别为UltraLinq MIB存取代理(MAB, MIB Access Broker)与UltraLinq指令列接口(CLI, Command Line Interface)的两项新产品将可比目前节省六到十二个月的软件设计时间
新思与擎亚建立合作关系 (2002.06.24)
新思科技(Synopsys)日前表示该公司将与以发展系统单芯片解决方案(System On a Chip solution)之业务为营业宗旨的擎亚国际科技(CoAsia)建立合作关系,擎亚国际并导入采用Synopsys的设计流程(Design Methodology)及工具
明导将举办Metor 2002年EDA巡回展 (2002.06.17)
新闻简述:明导国际日前表示,将于7月11日起举办Mentor 2002 EDA Roadshow-IC Solution,邀请来自全球的技术顾问,提供一系列的科技解决方案,而在此巡回展中,明导亦将展出全系列的产品线
Agere采用Mentor硅智财组件储存管理系统 (2002.06.17)
Mentor Graphics近日推出QuickUse Repository,一套现成硅智财组件储存管理系统,采用该公司已通过实际考验的QuickUse Development System(QDS)知识管理基础架构,为用户带来以网络为基础的设计数据管理系统,可提供企业全面的硅智财组件内部控制、分散管理与认证功能,以提升设计重复使用效率和产品的质量
Quickturn推出Palladium设计验证系统 (2002.06.12)
益华计算机(Cadence Design System)所属的Quickturn于日前发表其新款的Palladium设计验证系统,及其所搭配的新的软件,该系统能提供更高度的仿真加速,并且提供工程师一个单一、容易使用的除错环境
益华与安捷伦共同推出RFDE (2002.06.10)
益华计算机(Cadence)和安捷伦科技(Agilent Technologies)10日在纽奥良举行的设计自动化研讨会(DAC)中,发表了一款新的解决方案。可以帮助设计工程师缩短产品研发时间、降低设计成本,并将目标锁定在新型通讯产品的研发上
Mentor Graphics Calibre DRC 支持TSMC 90奈米制程技术 (2002.06.04)
Mentor Graphics和台积电于5月28日共同宣布,开始为台积电最先进的90奈米制程, Nexsys ,提供Calibre DRC实体验证(设计规则检查)。在台积电与Mentor Graphics工程团队的密切合作下,Calibre产品获得进一步加强
TI采用Mentor Graphics Calibre实体验证工具套件 (2002.06.04)
Mentor Graphics于5月28日宣布,德州仪器(TI)已决定采用Mentor Graphics Calibre实体验证工具套件,并将它用于德州仪器的ASIC、逻辑、混合信号与模拟制程组件设计;德州仪器计划从2002年底开始,利用这套工具支持重要的客户和技术
新思发表DESIGN COMPILER (2002.06.04)
新思科技(SNPS)近日发表其最新的缓存器转换层级合成解决方案─Design Compiler 2002.05版本。有超过十年的时间,全世界的硬件设计工程师们仰赖Design Compiler(DC)创造出极大多数的集成电路芯片
Mentor Graphics Calibre部门与IMEC合作 (2002.06.03)
Mentor Graphics于5月28日宣布,Mentor Calibre部门已和IMEC达成一项合作协议,将共同发展次波长微影技术(subwavelength microlithography)。IMEC是欧洲最重要的独立研究中心,研究领域涵盖微电子、奈米技术、信息和通信系统的设计方法和技术
摩托罗拉选择Mentor Graphics的FormalPro (2002.05.29)
Mentor Graphics于22日宣布,摩托罗拉的移动电话基础设施设计中心已决定采用Mentor Graphics的正规验证产品FormalPro,验证摩托罗拉的新世代移动电话基地台,这其中包含百万逻辑闸的ASIC组件
台积电采用CADENCE CeltIC (2002.05.28)
益华计算机(Cadence)28日表示,台湾集成电路制造公司已于其0.13微米设计参考流程中采用Cadence CeltIC信号完整性分析解决方案。CeltIC将可提供使用台积电设计参考流程的用户,在送出设计光罩之前即能找出并修复串扰噪声(crosstalk noise)的问题,藉以降低硅重转(silicon re-spin)的必要性
CADENCE在中国成立高速技术中心 (2002.05.15)
全球电子设计产品及服务的供货商益华计算机(Cadence Design Systems)日前宣布,Cadence高速技术中心于上海开幕。新开幕的技术中心将为亚太地区日益增长的客户群,提供教育训练、设计方法与咨询等服务
Cadence 收购 SIMPLEX (2002.05.04)
电子设计产品与服务供货商-Cadence Design System, Inc.3日宣布该公司已签订一份并购合约来收购 Simplex Solutions。Simplex Solutions位于美国加州尚尼维尔市 (Sunnyvale),该公司提供设计与验证集成电路之软件与服务
Cadence推出CADENCE PCB设计软件 (2002.05.02)
益华计算机(Cadence)2日发表了一套新推出的印刷电路板(PCB)设计环境,可以提高生产速度,并且让电子产品具有最佳的质量和性能。这套设计环境可以提升Studio以及Expert系列流程之功能,并且融合了SPECCTRAQuest讯号完整性分析(SPECCTRAQuest Signal Integrity Expert)、Allegro布局,以及SPECCTRA自动绕线器在技术方面之优点
新思发表OpenVera 2.0语言 (2002.04.24)
集成电路设计厂商-新思科技,24日发表OpenVera 2.0版本,新加入支持Intel ForSpec语言的OperaVera验证叙述.OpenVera 2.0结合OpenVera硬件验证语言的优点与Intel最新的一致性验证语言格式
Mentor Graphics推出HDL Designer Series 2002.1 (2002.04.24)
Mentor Graphics于日前推出2002.1版HDL Designer Series工具套件,为客户带来生产力更高的设计输入、分析与管理功能,包括更强大的联机数据表格,无论设计复杂性如何,都能迅速建立高质量且结构良好的硬件描述语言
Mentor Graphics与Atmel达成OEM协议 (2002.04.20)
Mentor Graphics于日前宣布与Atmel公司达成一项协议,将为Atmel获奖的可程序系统单芯片解决方案提供完整设计流程,大幅提高嵌入式系统设计人员生产力,并让新产品于更短时间内上市
austriamicrosystems AG利用Mentor Graphics工具 (2002.04.18)
austriamicrosystems AG于日前宣布将扩大使用Mentor Graphics的ModelSimO(硬件描述语言仿真器)、Calibre DRCTM、LVSTM(实体验证)和xCalibreO(实体参数萃取)等产品,并把这些工具当成公司内部设计流程的参考工具;austriamicrosystems希望透过这些工具的协助,进一步提高内部设计流程的作业效率

  十大热门新闻

AD

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3
地址:台北市中山北路三段29号11楼 / 电话 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw