账号:
密码:
CTIMES / EDA
科技
典故
计算机病毒怎么来的?

计算机病毒最早的概念可追溯回1959年一种叫做 「磁蕊大战」(core war)的电子游戏,这种游戏的意义在于,程序是可以自我大量复制的,并可与其他程序对抗进行破坏,造成计算机软、硬件的损毁。而后在1987年,C-Brain程序会吃盗拷者的硬盘空间,C-Brain的恶性变种就成为吃硬盘的病毒。
致力成为模拟与射频IC领域的EDA专业厂商 (2003.07.05)
AWR自成立至今一直在无线通信领域有不错的表现,除了近期主推的新产品Analog Office,该公司在微波电路设计上的EDA工具Microwave Office也已在三月公布2003年新版。
安捷伦获经济部补助通讯产品研发计画 (2003.06.30)
安捷伦获经济部补助,将以「安捷伦整合平台服务计画」来进行通讯产品的研发。安捷伦的这项计画将可促进台湾企业与国际大厂合作,争取为台湾的通讯产品设计研发公司引进先进技术,或与国外的技术顾问团队共同开发技术的机会
Actel推出中文网站 (2003.06.26)
Actel公司宣布进一步拓展其网站服务内容,针对以中文为母语的设计工程师推出网页的中文版本。 Actel中国区经理夏明威表示,「此举旨在协助客户以其最熟练的语言,更快捷地存取所需的资讯
Cadence验证平台获ARM及NVIDIA采用 (2003.06.16)
益华电脑(Cadence)近期表示,安谋国际(ARM)及NVIDIA已决定采用Cadence的Incisive(tm)验证平台,来进行其奈米等级IC的设计作业。 Cadence指出,此平台所提供之全晶片效能,比RTL模拟的方式高出一百倍,并且可以让整个验证作业的时间缩短高达百分之五十
新世代IC设计资料库的开放与互通 (2003.06.05)
EDA业者的设计资料库,是一复杂、精密,支援EDA应用程式中涵盖RTL到光罩(mask)广大范围资料模组的软体系统,其中包含的丰富资源对于IC设计者来说是可快速达成复杂设计的重要依据;本文将为读者深入介绍一个具备开放与互通性的新世代资料库之内涵与特色所在
IC实体设计自动化所面临的挑战 (2003.06.05)
电子设计自动化(Electronic Design Automation;EDA)为我国「晶片系统国家型科技计画」中,推动我国成为世界级晶片设计中心的重要议题;本文将针对目前EDA后段实体设计部分在SoC时代所面临的挑战,为读者进行全面而扼要的解析
Mentor Graphics完整设计工具流程克服复杂FPGA设计挑战 (2003.05.29)
明导国际(Mentor Graphics) 于日前推出完整的FPGA设计流程,利用新技术扩大传统FPGA工具,以克服新出现的复杂FPGA设计挑战。新流程由三个部份组成,支援范围从高阶FPGA设计到电路板设计,并能针对FPGA、嵌入式系统以及内含FPGA的电路板,提供它们设计和验证所需的现有和未来技术
Actel推出全新133 MHz PCI-X IP核心 (2003.05.28)
Actel公司宣布推出全新133 MHz PCI-X IP核心,进一步扩充其专为高速Axcelerator现场可编程闸阵列(FPGA)元件而最佳化的智财权(IP)构件系列。新的CorePCIX DirectCore解决方案由Actel开发、验证和提供技术支援,可加速产品上市并降低设计和系统成本;适合诸如伺服器、工作站,以及网路和测试设备等高性能应用使用
Mentor验证解决方案获Silicon Graphics采用 (2003.05.08)
明导国际(Mentor Graphics)近日指出,Silicon Graphics已决定与Mentor合作,成为Mentor最新高效能验证解决方案套件的第一位客户。除了Mentor的VStation模拟系统外,这套验证解决方案还提供良好的顾问咨询服务,包括模拟技术的丰富实务经验,能协助厂商降低模拟领域的进入障碍,提供低风险而低成本的解决方案以及容易采用的方法
Cadence赞助『九十一学年度积体电路设计竞赛』 (2003.05.05)
教育部顾问室自八十六学年度起,开始举办大学校院积体电路设计竞赛,以鼓励大学校院学生从事积体电路设计,培养实际设计能力。今年由教育部顾问室委托中央大学电机系及国家晶片系统设计中心(CIC)承办
王美萱:平台式完整解决方案 才是IC设计终极之路 (2003.05.05)
王美萱认为,IC设计产业在技术的发展上日趋复杂,设计工具不能像过去一样采取前、后段分离的架构。平台式的设计工具完全解决方案,是EDA产业未来主要的发展方向。
智原选择Seamless做为软硬体协同验证工具 (2003.04.30)
明导国际(Mentor Graphics) 29日宣布,智原科技(Faraday Technology)已决定采用Seamless做为它的协同验证环境,用来验证矽智财元件库(IP library) 中的数位讯号处理器(DSP ) 和微控制器核心;此外,智原还将为客户提供它的第一套Seamless处理器支援套件(Processor ​​Support Package),用来模拟FD216 16位元数位讯号处理器核心
『Power of THREE』研讨会热烈展开 (2003.04.28)
Incentia、Mentor与Magma三家EDA公司,将于5月14日于新竹国宾饭店联手举办一场名为『Power of THREE』的研讨会,为业界提供完整的IC设计流程工具。 Incentia将于会中介绍SoC及奈米设计上所需要的Synthesis及Timing Solutions
CADENCE并购GET2CHIP (2003.04.28)
益华电脑(Cadence)宣布收购Get2Chip ,为业界晶片及系统设计公司提供奈米尺寸合成技术。 Cadence针对数位IC设计,计划将Get2Chip的技术整合到其Cadence Encounter平台之中。 Get2Chip被称为是『global focused synthesis』的核心技术已取得专利
Model Technology推出ModelSimR 5.7版 (2003.04.18)
明导国际(Mentor GraphicsR)子公司Model Technology于4月14日宣布推出ModelSimR 5.7版,不仅拥有更强大的模拟效能和全新除错能力,还支援Verilog 2001语言,并为模拟庄园(simulation farms) 提供最新的工作管理功能
Cadence发表PCB系统关键技术 (2003.04.11)
益华电脑(Cadnece)日前表示,为了解决将奈米尺寸之元件整合到系统时的差动讯号(Differential Signaling)问题,该公司发表一个新的解决方案,以速度达数十亿位元的串列介面,协助高速印刷电路板(PCB)系统的设计和实行
明导与智森、联电携手合作 (2003.04.10)
电子设计硬、软体供应商明导国​​际(Mentor Graphics)8日宣布,该公司将与智森科技、联华电子,三方合作针对联电0.18微米射频(RF)与混合讯号(Mixed Mode)制程技术领先推出一套完整的设计套件(Foundry Design Kit)
奈米级IC设计趋势是EDA业者的新挑战 (2003.04.03)
尽管全球半导体市场在近两年来表现不佳,但EDA产业却在不景气当中逆势成长,根据Dataquest的分析报告,全球EDA产业在2001~2006的年复合成长率为16.7%,市场规模也呈现稳定成长的态势;在地区别市场方面
Cadence推出INCISIVE验证平台 (2003.03.14)
益华电脑(Cadence)日前发表一款适用于奈米级设计之单一核心验证平台-CadenceR Incisive,可支援嵌入式软体资料控制、资料路径和类比/混合讯号/RF设计领域所需的整合验证方法
EDA数据库的开放新时代 (2003.03.11)
不像IC设计业一般百家争鸣,电子设计自动化(EDA)工具市场的厂商屈指可数,而且在不断并购地发展下,已形成两大巨人──Cadence与Synopsys相互较劲的局面。在软体的世界中

  十大热门新闻

AD

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3
地址:台北市中山北路三段29号11楼 / 电话 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw